1. PCIe 특징
1.1 PCIE 특징
Serial bus
Point to point
Power management active state
자체 내부 공간이 있음
PCIE root complex
Pcie root complex(RC)라고 한다. CPU/메모리 서브 시스템을 I/O 연결할 수 있는 I/O계층 루트이다.
1.2 RC와 EP
RC 특징
Root complex는 1개 이상의 PCI Express port를 가질 수 있다.
PCI Express Port는 하나의 End point디바이스와 연결되거나, 브리지나 스위치를 통해 확장이 가능
EP 특징
PCIE 토폴로지 트리 구조의 맨 아래에 있음
Endpoint의 줄임말
2. PCIe 용어
2.1 PCIe 용어
Domain : 하나의 PCIE tree, 한 개의 Rc와 n개의 EP로 구성
Bus : point to point connection
- PCIE domain은 256개의 Bus 연결이 가능
- RC의 내부 버스는 항상 버스 0으로 배선
Device : PCIE 링크는 양쪽 끝에 있는 구성요소와 최대 32개까지 장치 포함이 가능/p>
Upstream : to RC
Downstream : to EP
2.2 PCIe layer
2.3 패킷의 구성요소
TLP (Transaction Layer Packet)
DLLP(Data Link Layer Packet)
Physical Layer
2.4 PCIE Interface Connectivity
PCIE Tx/Rx P/N : Serial 속성으로 차동 시리얼 데이터라인을 제공한다.
PERST# : reset signal
WAKE# : wakeup signal
DEVICE_WAKE : Rc to Ep wakeup signals
REFCLK : 데이터 동기화를 위한 Rc to EP의 레퍼런스 클럭
'Embedded : : Arm Architecture > : : Peripheral' 카테고리의 다른 글
UFS : Universal Flash Storage 개요 (0) | 2024.11.20 |
---|---|
PCIe states (0) | 2024.11.12 |
PCIe Interrupt (0) | 2024.11.12 |
DSI / CSI (0) | 2024.11.07 |
MCU : DIE, PAD, Drive Strength, Pad Level, Hysteresis (0) | 2024.05.04 |